WWW.LIBRUS.DOBROTA.BIZ
БЕСПЛАТНАЯ  ИНТЕРНЕТ  БИБЛИОТЕКА - собрание публикаций
 

«1508ПЛ8Т ТЕХНИЧЕСКОЕ ОПИСАНИЕ _АО НПЦ «ЭЛВИС» support 10.01.2019 АННОТАЦИЯ Микросхема интегральная 1508ПЛ8Т представляет собой двухканальный ...»

10.01.2019

Микросхема интегральная

1508ПЛ8Т

ТЕХНИЧЕСКОЕ ОПИСАНИЕ

_____________________________________________________________АО НПЦ «ЭЛВИС»

support@elvees.com, www.multicore.ru

10.01.2019

АННОТАЦИЯ

Микросхема интегральная 1508ПЛ8Т представляет собой двухканальный цифровой

вычислительный синтезатор (ЦВС, DDS, Direct Digital Synthesizer). Обеспечивает

формирование гармонических квадратурных колебаний и сигналов с линейно-частотной модуляцией (ЛЧМ), амплитудно-фазовой (QAM), частотной и фазовой манипуляцией (ЧМ и ФМ) на частоте дискретизации до 1 ГГц .

Микросхема интегральная 1508ПЛ8Т. Техническое описание 2 10.01.2019 ОГЛАВЛЕНИЕ

1. ОСНОВНЫЕ ОСОБЕННОСТИ

Состав микросхемы

1.1 Основные технические характеристики:

1.2

2. УСЛОВНОЕ ГРАФИЧЕСКОЕ ОБОЗНАЧЕНИЕ

3. ФУНКЦИОНАЛЬНОЕ ОПИСАНИЕ

3.1 Режим синтеза гармонического сигнала

3.2 Режим модуляции

3.3 Режим синтеза ЛЧМ сигнала

3.3.1 Режим коррекции

4. ВЫВОДЫ БИС

Назначение выводов

4.1 Расположение выводов

4.2 Назначение выводов SEL в различных режимах

4.3 Эквивалентная схема входов INP, INM

4.4

5. ВНУТРЕННЕЕ АДРЕСНОЕ ПРОСТРАНСТВО.

Адресное пространство регистров управления DDS.

5.1

5.2 SWRST

5.3 DEVID

5.4 SEL_REG

5.5 CTR

5.6 SYNC

5.7 CLR

5.8 LINK

5.9 ROUTE

5.10 CHx_TSW

5.11 CHx_dPhy_L

5.12 CHx_dPhy_M

5.13 CHx_dPhy_H

5.14 CHx_Py

5.15 CHx_Muly

5.16 CHx_Offsety

5.17 CHx_dPh_all_L

5.18 CHx_dPh_all_M

5.19 CHx_dPh_all_H

5.20 CHx_P_all

5.21 CHx_LS_CTR

5.22 CHx_LS_CRFMIN

5.23 CHx_LS_F1(2)_L(M, H)

5.24 CHx_LS_Ph1(2)

5.25 CHx_LS_dFy_L

5.26 CHx_LS_dFy_M

5.27 CHx_LS_dFy_H

5.28 CHx_LS_TPH1_L(M, H)

5.29 CHx_LS_TPH2_L(M, H)

5.30 CHx_LS_TPH3_L(M, H)

5.31 CHx_LS_TPH4_L(M, H)

Микросхема интегральная 1508ПЛ8Т. Техническое описание 310.01.2019

6. ОПИСАНИЕ ИНТЕРФЕЙСОВ

6.1 Параллельный порт управления DDS

6.2 Линк-порт

6.2.1 Формат данных:

6.2.2 Управление скоростью

6.3 Последовательный порт управления DDS.

6.4 Цифро-аналоговый преобразователь

7. ТИПОВЫЕ СХЕМЫ ВКЛЮЧЕНИЯ

Двухканальный режим

7.1 Одноканальный режим

7.2 Режим ЛЧМ с умножением частоты

7.3

8. ЭЛЕКТРИЧЕСКИЕ ХАРАКТЕРИСТИКИ

9. ВРЕМЕННЫЕ ХАРАКТЕРИСТИКИ

СПИСОК ИЗМЕНЕНИЙ

10 .

10.1 07 марта 2018г.

10.2 10 января 2019г.

–  –  –

1. ОСНОВНЫЕ ОСОБЕННОСТИ

1.1 Состав микросхемы

• Два независимых канала синтеза;

• Программируемый делитель тактовой частоты;

• Приемник тактового сигнала с пониженным джиттером;

• Быстродействующий компаратор;

• Последовательный синхронный порт;

• 16-битный параллельный порт;





• 4-разрядный линк-порт;

• Интерфейс прямого управления;

• Устройство синхронизации

1.2 Основные технические характеристики:

• Частота дискретизации двух независимых каналов – 1 ГГц;

• 64 профиля модуляции сигнала в каждом канале;

• 2 профиля ЛЧМ

• Независимое управление частотой, фазой, амплитудой, постоянным смещением каждого канала;

• Два 10-битных ЦАП;

• Аккумулятор частоты 48 бит .

• Аккумулятор фазы 48 бит • 16-разрядный регистр управления смещением фазы;

• 13-разрядный четырехквадрантный амплитудный модулятор;

• 12-разрядный регистр управления постоянным смещением выходного сигнала;

• Кусочно-линейная коррекция параметров сигнала в режиме ЛЧМ;

• Возможность рандомизации фазы и амплитуды;

• Возможность синхронизации нескольких микросхем;

• Возможность «плавного» переключения параметров модуляции • 1.8 В напряжение питания ядра;

• 3.3 В напряжение буферов входов и выходов;

• 1.8, 3.3 В напряжение питания ЦАП;

• 3.3 В напряжение питания компаратора;

–  –  –

Микросхема интегральная 1508ПЛ8Т. Техническое описание 6 10.01.2019

3. ФУНКЦИОНАЛЬНОЕ ОПИСАНИЕ

Рисунок 3.1. Функциональная диаграмма 1508ПЛ8Т Цифровой синтезатор содержит два идентичных канала («Канал 1» и «Канал 2»), реализующих функции формирования модулированного сигнала в цифровой области, два цифро-аналоговых преобразователя (ЦАП1, ЦАП2), выходной коммутатор, параллельный 16-разрядный порт, последовательный синхронный порт, линк-порт, схемы управления и синхронизации. Также на кристалле находится компаратор .

Параллельный и последовательный порты позволяют осуществлять запись и чтение конфигурационных регистров синтезатора для задания режимов, тестирования и осуществления модуляции сигнала .

Линк-порт позволяет осуществлять модуляцию сигнала и задавать скорость следования модулирующих символов .

Каждый канал содержит 48-разрядный аккумулятор частоты, 48-разрядный аккумулятор фазы, память профилей профилей ЛЧМ (2 профиля), память профилей модуляции (64 профиля), схему линейной интерполяции, гауссов фильтр, генератор фазового выбеляющего шума, схемы управления .

Аккумулятор частоты имеет разрядность 48 бит, выходная разрядность 48 бит .

Аккумулятор фазы имеет разрядность 48 бит, выходная разрядность 17 бит .

Сумматор 1 имеет входную разрядность 17 бит (текущая фаза), 16 бит (смещение фазы), 4 бита (выбеляющий шум). Выходная разрядность – 15 бит .

–  –  –

Преобразователь фаза – амплитуда имеет входную разрядность 15 бит, выходную разрядность – 12 бит .

Умножитель имеет входную разрядность 12 бит (текущая амплитуда), 13 бит (коэффициент усиления), выходная разрядность 12 бит .

Сумматор 2 имеет входную разрядность 12 бит, выходную разрядность – 12 бит .

Каждый из 64 профилей модуляции содержит 48-разрядный регистр приращения фазы (dPh), 16-разрядный регистр смещения фазы (P), 13-разрядный регистр амплитуды (Mul) и 12-разрядный регистр постоянного смещения (Offset) синтезируемого сигнала. В режиме синтеза ЛЧМ память профилей может использоваться для хранения узловых значений параметров частотно-зависимой коррекции .

Профиль ЛЧМ содержит 48-разрядный регистр приращения частоты, 48-разрядный регистр начальной частоты и 16-разрядный регистр начальной фазы .

Гауссов фильтр осуществляет фильтрацию параметров модуляции. Длина импульсной характеристики данного фильтра задается регистром TSW .

Схема линейной интерполяции используется в режиме коррекции при синтезе ЛЧМ и осуществляет вычисление значений параметров коррекции для промежуточных частот методом кусочно-линейной интерполяции. Такая коррекция позволяет скомпенсировать искажения АЧХ ЦАП вида sin(x)/x, а также ввести произвольные предыскажения для компенсации погрешностей аналоговой части тракта .

Выходной коммутатор осуществляет, в зависимости от режима, суммирование сигналов с выходов каналов, добавление амплитудного шума и ограничение разрядности сигнала с 12 бит до 10 бит перед подачей на соответствующий ЦАП .

Компаратор может использоваться для преобразования гармонического синтезированного сигнала в прямоугольный .

Схема синхронизации осуществляет прием тактового сигнала с одного из дифференциальных входов: CLKP/CLKM, CLKDP/CLKDM и обеспечивает формирование тактирующих импульсов для остальных блоков микросхемы. Выбор источника тактового сигнала осуществляется подачей логического уровня на вход CSEL .

3.1 Режим синтеза гармонического сигнала В режиме синтеза гармонического сигнала аккумулятор частоты не используется .

–  –  –

где :

Fout — синтезируемая частота, Fclk — тактовая частота ЦАП, FH= Chx_dPhy_H, FM= Chx_dPhy_M, FL = Chx_dPhy_L .

Значение аккумулятора фазы складывается с выходом генератора шума (если разрешено битом pdith регистра ROUTE) и значением в регистре CHx_Py, после чего подается на вход преобразователя фаза-амплитуда .

Выходное значения с преобразователя фаза-амплитуда умножается на значение в регистре CHx_Muly, затем к нему прибавляется значение CHx_Offsety .

Вычисленное значение передается в выходной маршрутизатор, где оно либо предварительно складывается с выходом другого канала, либо непосредственно передается соответствующий ЦАП, что определяется полем sum регистра ROUTE .

Перед подачей на ЦАП, рассчитанное значение амплитуды суммируется с выходом генератора амплитудного шума (если разрешено установкой бита adith регистра ROUTE) .

Также происходит ограничение разрядности с 12 до 10 бит .

Значения частоты, фазы, амплитуды и постоянного смещения записываются в соответствующие регистры CHx_dPhy_L, CHx_dPhy_M, CHx_dPhy_H, CHx_Py, CHx_Muly, CHx_Offsety соответственно профиля y независимо для каждого канала x. Выбор рабочего профиля осуществляется записью его номера (0-63) в поля Pr_1 и Pr_2 регистра SEL_REG для 1 и 2 канала соответственно .

3.2 Режим модуляции Работа синтезатора в режиме модуляции аналогична работе в режиме гармонического синтеза .

Модуляция осуществляется путем переключения между двумя и более заранее запрограммированными профилям записью в регистр SEL_REG. Вид модуляции (FM, PM, AM, QAM и т.д.) определяется содержимым соответствующих профилей .

Также переключение активного профиля может осуществляться подачей кода с его номером на входы SEL при установленном бите SEL_IE регистра SYNC. Считывание состояния SEL происходит по положительному фронту внутренней тактовой частоты. Эту частоту можно вывести на вывод CSYNC, установив бит CSYNC_OE регистра SYNC в «1». Задержка управляющего воздействия от положительного фронта внутренней тактовой частоты до выхода ЦАП составляет 63 периода частоты дискретизации ЦАП .

–  –  –

Возможно программировать неактивный профиль «на лету», что дает практически неограниченный выбор типов и режимов модуляции .

Для уменьшения нежелательного расширения спектра синтезируемого сигнала при переключении профилей, имеется возможность «плавного» изменения параметров модуляции. Суть ее состоит в фильтрации параметров модуляции фильтром с импульсной характеристикой, близкой к гауссовой. Длина импульсной характеристики задается регистром CHx_TSW независимо для каждого канала. При tsw0 интервал между последовательными переключениями параметров модуляции (профилей) должен составлять не менее 2tsw+4+8 тактов ЦАП .

3.3 Режим синтеза ЛЧМ сигнала

Цикл формирования ЛЧМ сигнала содержит 4 стадии:

• В стадии 1 происходит приращение частоты с шагом dF1 за такт;

• В стадии 2 частота сигнала остается неизменной либо имеет нулевое значение (постоянная фаза);

• В стадии 3 происходит приращение частоты с шагом dF2 за такт;

• В стадии 4 частота сигнала остается неизменной либо имеет нулевое значение (постоянная фаза);

Значения dF1, dF2 задаются регистрами CHx_LS_dFq1_L(M, H), CHx_LS_dFq2L(M, H) соответственно. Приращение частоты задается в дополнительном коде, т.е. может быть как положительным, так и отрицательным .

Длительность каждой стадии задается независимо регистрами CHx_LS_TPH1 CHx_LS_TPH4 соответственно, с дискретностью 4 такта частоты дискретизации ЦАП .

При тактовой частоте 1 ГГц, максимальная длительность каждой стадии составляет приблизительно 78 часов .

В стадиях 2 и 4 выходной сигнал может быть отключен установкой в «0» бит s2_on, s4_on регистра CHx_LS_CTR .

Запуск цикла формирования ЛЧМ сигнала производится записью «1» в биты LS1_start, LS2_start регистра CLR для соответствующих каналов .

В начале стадии 1 ЛЧМ, если установлен бит CHx_LS_CTR.frq_reset_1, начальное значение частоты берется из регистра CHx_LS_F1 соответствующего канала. В начале стадии 3 ЛЧМ, если установлен бит CHx_LS_CTR.frq_reset_3, начальное значение частоты берется из регистра CHx_LS_F2 соответствующего канала .

Если установлен бит auto регистра CHx_LS_CTR, по окончании стадии 4 снова начинается формирование стадии 1 в соответствующем канале .

Остановка формирования ЛЧМ производится записью «1» в биты LSx_stop регистра CLR .

При этом происходит немедленный переход к 4 стадии, в которой синтезатор остается неограниченное время .

–  –  –

Также немедленный переход к началу стадии 1-4 ЛЧМ можно осуществить записью регистра SEL_REG либо аппаратно подачей положительного фронта на соответствующие выводы SEL .

3.3.1 Режим коррекции Бит corr_enable регистра CHx_LS_CTR включает частотно-зависимую коррекцию фазы, амплитуды и постоянного смещения синтезируемого сигнала в режиме ЛЧМ. Старшие 16 бит нижней частоты корректируемого диапазона задаются регистром CHx_LS_CRFMIN. Поле CHx_LS_CTR.corr_fscale задает диапазон частот F, в котором происходит коррекция:

F=63/64*FCLK/2corr_fscale Параметры коррекции для частоты F0=CHx_LS_CRFMIN*FCLK/216 берутся из профиля 0, для частоты F0+F — из профиля 63. Параметры в остальных профилях соответствуют частотам F=F0+F*n/64, где 0n63 — номер профиля .

Значения параметров сигнала, соответствующие промежуточным частотам, вычисляются методом линейной интерполяции .

При отключенной коррекции, параметры фазы, амплитуды и постоянного смещения синтезируемого сигнала берутся из профиля с номерами 1, 2, 3, 0 для стадий 1-4 соответственно .

Микросхема интегральная 1508ПЛ8Т. Техническое описание 11 10.01.2019

4. ВЫВОДЫ БИС

–  –  –

4.4 Эквивалентная схема входов INP, INM Эквивалентная схема входов INP, INM представлена на Рисунок 4.1 .

По уровням совместима с LVDS, требуется внешнее согласование импеданса .

–  –  –

Микросхема интегральная 1508ПЛ8Т. Техническое описание 15 10.01.2019

5. ВНУТРЕННЕЕ АДРЕСНОЕ ПРОСТРАНСТВО .

Внутреннее адресное пространство содержит управляющие и статусные 16 разрядные регистры. Доступ во внутреннее адресное пространство возможен либо через параллельный порт, либо через последовательный порт управления .

–  –  –

W — регистр только для записи. При чтении возвращается 0 .

R — регистр только для чтения. Запись игнорируется .

RW — регистр можно писать и читать

–  –  –

5.2 SWRST Запись в регистр числа 007816 вызывает программный сброс, полностью аналогичный аппаратному. При чтении возвращается ‘0’

5.3 DEVID Регистр 16-бит идентификатора типа устройства. Доступен только по чтению .

–  –  –

6. ОПИСАНИЕ ИНТЕРФЕЙСОВ

6.1 Параллельный порт управления DDS Параллельный интерфейс служит для чтения и записи 16-битных регистров управления ЦВС .

Обмен данными контролируются сигналами выборка кристалла CSn, строб чтения RDn и строб записи WRn .

При использовании параллельного порта на входе SCSn должен присутствовать высокий уровень .

Сигналы CSn, RDn, WRn имеют низкий активный уровень .

Сигал ADR выбирает доступ к адресному регистру (ADR=0), либо к данным (ADR=1) .

Передача информации происходит по двунаправленной 16-разрядной шине DATA .

Направление передачи определяется сигналом RDn. Низкий уровень разрешает выдачу данных из микросхемы .

Для осуществления доступа к регистру микросхемы, необходимо вначале в адресный регистр записать адрес, по которому будет осуществляться доступ (ADR=0), затем при ADR=1 произвести операцию чтения или записи данных .

–  –  –

Рисунок 6.4 .

Чтение регистра. Фаза 2 (чтение данных) Время между обращениями (и фазами) – не менее 10 нс .

Микросхема интегральная 1508ПЛ8Т. Техническое описание 29 10.01.2019

6.2 Линк-порт Линк-порт предназначен для осуществления модуляции путем переключения заранее запрограммированных профилей. Линк-порт совместим с 4-разрядным линк-портом ИС SHARC. Управление линк-портом осуществляется с помощью регистра LINK .

Для включения ЛИНК-порта необходимо записать «1» в поле «on» регистра LINK.

В этом режиме линии SEL1 получают следующее назначение:

LDAT (входные данные линк-порта, вход);

SEL1[3:0]:

–  –  –

Временные диаграммы работы показаны на рисунке 6.1 .

В режиме линк-порта (LINK.on=1), регистры с адресами =0x1000 недоступны на запись .

6.2.1 Формат данных:

Информационной единицей (символом) является байт (8 бит). Поскольку разрядность физического равна 4 бит, передача одного символа занимает 2 такта LCLK .

Данные передаются старшим значащим полубайтом вперед по фронту сигнала LCLK .

Младшие 6 бит определяют индекс (0-63) профиля формирования сигнала, биты 6 и 7 означают, к какому каналу относятся данные, соответственно 1 и 2. Если установлены оба бита, выбирается заданный профиль одновременно в обоих каналах. Если оба бита сброшены, данные игнорируются без ожидания символьной синхронизации .

Допускается произвольное чередование данных для обоих каналов, однако в любой момент разность количества символов для обоих каналов не должна превышать 16 .

Данные передаются блоками по 4 байта. Передача начинается, если сигнал LACK установлен и есть данные для передачи. Если при передаче первого полубайта очередного блока сигнал LACK не установлен, то передача приостанавливается, с сохранением LCLK в 1. После перехода сигнала LACK в 1 передача возобновляется. При отсутствии данных для передачи сигнал LCLK удерживается в 0 .

LCLK_RX LACK_RX

–  –  –

6.2.2 Управление скоростью Скорость приема данных может задаваться либо программированием внутреннего счетчик-делителя, либо подачей внешнего тактового сигнала. Выбор режима осуществляется записью в поле «clk_mode» регистра LINK, а скорость модуляции в режиме внутренней синхронизации задается регистрами TC_H, TC_L .

При LINK.LINK_clk_mode=3 переключение профилей происходит по положительному фронту сигнала синхронизации SEL2[0] .

При значениях LINK.LINK_clk_mode, равных 0 или 1, частота синхронизации образуется делением внутренней тактовой частоты .

Для задания режима внутренней синхронизации, в поле clk_mode регистра LINK необходимо записать значение 0 (режим деления) или 1 (режим умножения). В первом случае, период следования символов будет составлять TCLK*4*(TC_H*65536+TC_L), во втором – TCLK*4*232/(TC_H*65536+TC_L) .

Здесь TCLK -частота дискретизации ЦАП .

Следует выбирать режим внутренней синхронизации, обеспечивающий меньшее отклонение скорости модуляции от номинальной .

6.3 Последовательный порт управления DDS Для управления DDS используется последовательный порт совместимый с интерфейсом SPI. Обращение к регистрам внутреннего адресного пространства осуществляется с помощью 24-битовых команд, подаваемых на вход SDI .

Порт выглядит извне как сдвиговый регистр длиной 24 бита. Входом регистра является SDI, выходом – SDO. Информация в сдвиговый регистр записывается по положительному фронту SCSn. Выполнение команды начинается по положительному фронту SCSn .

Таким образом, значащими информационными являются последние 24 бита, принятые со входа SDI .

Описанная логика работы дает возможность последовательного соединения неограниченного количества микросхем с возможностью синхронного выполнения команд .

При выполнении команды, данные в сдвиговом регистре модифицируется в соответствии с таблицей 6.1 .

Длина команды составляет 24 бита. Первые 8 бит содержат код команды, остальные 16 — параметры .

–  –  –

Считывание данных с линии SDI осуществляется по фронту сигнала SCLK. Установка данных на выходе SDO - по спаду сигнала SCLK. Входные и выходные данные передаются старшим значащим битом вперед .

При использовании последовательного порта, на входах CSn, RDn, WRn должен присутствовать высокий уровень .

–  –  –

6.4 Цифро-аналоговый преобразователь Синтезатор оснащен двумя 10-разрядными ЦАП с дифференциальным токовым выходом .

Каждый ЦАП может быть независимо переведен в режим низкого потребления установкой бита CTR.DACx_on в «0» .

–  –  –

Ток полной шкалы ЦАП задается резистором RREF, включенным между выводом IREF и общим проводом, или источником тока, подключенным к IREF. Коэффициент масштабирования тока равен 128. Т.е. для получения номинального тока полной шкалы 10 мА, значение тока IREF должно составлять 78.13 мкА .

Напряжение на выводе IREF равно 541±7 мВ, таким образом, ток полной шкалы IFS связан с резистором RREF соотношением: IFS=69.25В/RREF .

Напряжение на выходах ЦАП OUTP, OUTM должно находиться в пределах ±0.6В относительно «земли» .

–  –  –

7. ТИПОВЫЕ СХЕМЫ ВКЛЮЧЕНИЯ

7.1 Двухканальный режим Каждый канал ЦВС конфигурируется и используется независимо. Например, канал 1 может быть использован для формирования ЛЧМ сигнала, в то время как канал 2 формирует модулированный сигнал для передающего тракта цифровой системы связи .

Частным случаем двухканального режима является квадратурный. В последнем случае настройки каналов различаются только начальной фазой синтезируемого сигнала .

–  –  –

Микросхема интегральная 1508ПЛ8Т. Техническое описание 34 10.01.2019

7.2 Одноканальный режим В одноканальном режиме, выходные сигналы с обоих каналов суммируются и подаются на оба ЦАПа. Возможные области применения данного режима:

Формирование двух каналов передачи данных;

–  –  –

7.3 Режим ЛЧМ с умножением частоты В этом режиме ЦВС 1508ПЛ8Т используется совместно с целочисленным ФАПЧ для формирования ЛЧМ сигнала с девиацией в несколько гигагерц при сохранении высокой скорости и линейности изменения частоты .

Один канал используется в качестве источника опорной частоты для ФАПЧ, в то время как второй формирует управляющее напряжение для быстрой перестройки ГУН .

–  –  –

10. СПИСОК ИЗМЕНЕНИЙ

10.1 07 марта 2018г .

Добавлены диаграммы работы с параллельным портом .

10.2 10 января 2019г .

Добавлена нумерация выводов в столбцы 1,2,3 таблицы 4.2.



Похожие работы:

«Договор публичной оферты на оказание услуг связи для физических лиц Закрытое акционерное общество "ВОЛГАТРАНСТЕЛЕКОМ" (далее "Оператор связи"), действующее на основании лицензий: "Телематические услуги связи", "Услуги с...»

«International Paint Ltd. Справочный Лист Безопасности THB866 INTERLINE 944 EPOXY TANK LINING BOW BLUE BASE Номер редакции документа 6 Дата Последней Редакции 01/02/12 Соответствует требованиям Директивы (EC) No.1907/2006 (REACH), Приложения II и Директивы (EC) No.1272/2008 РАЗДЕЛ 1: Идентификац...»

«ВЫЧИСЛИТЕЛИ УВП-280 Руководство по эксплуатации КГПШ 407374.001-01 РЭ 2016 г. стр. 2 Вычислители УВП-280. Руководство по эксплуатации Содержание 1. Описание и работа. 1.1 Назначение 1.2 Техниче...»

«[О водителя ГЦИ СИ Д.И. Менделеева" Александров 2006 г. Внесены в Государственный реестр средств измерений Измерители параметров рентгеновского излучения Регистрационный № Ч ~0 ^ DIAVOLT MLLTI Выпускается по технической документации фирмы PTW-Freiburg, Германия. Заводские номера: Т43016-01005, Т43016-01007,...»

«Федеральное государственное бюджетное образовательное учреждение высшего образования "Московский государственный технический университет им. Н. Э. Баумана (национальный иследовательский университет)" Федеральное государственное бюджетное образовательное учреждение высшего образования "Калужский филиал МГТУ имени Н. Э. Баумана (наци...»

«ПРИЛОЖЕНИЕ № 3 К ФЕДЕРАЛЬНОМУ ОТРАСЛЕВОМУ СОГЛАШЕНИЮ ПО ДОРОЖНОМУ ХОЗЯЙСТВУ НА 2008 – 2010 ГОДЫ ФЕДЕРАЛЬНОЕ ДОРОЖНОЕ АГЕНТСТВО ОБЩЕРОССИЙСКОЕ ОТРАСЛЕВОЕ ОБЪЕДИНЕНИЕ РАБОТОДАТЕЛЕЙ В ДОРОЖНОМ ХОЗЯЙСТВЕ "АСПОР" РОССИЙСКАЯ АССОЦИАЦИЯ ТЕРРИТОРИАЛЬНЫХ ОРГАНОВ УПРАВЛЕНИЯ АВТОМОБИЛЬНЫМИ ДОРОГАМИ "РАДОР" АССОЦИАЦИЯ ДОРОЖНЫХ ПРОЕКТН...»

«Огурцов Дмитрий Владимирович ПОНЬИПЕНИЕ ЭКСПЛУАТАЦИОННОЙ НАДЁЖНОСТН ПОРТОВОГО НЕФТЕНАЛИВНОГО КОМПЛЕКСА ПА БАЗЕ БЕЗРАЗБОРНОЙ ДИАГНОСТИКИ И ТЕЛЕМЕТРИИ Специальность 05.22.19 Эксплуатация водного транспорта, судовожд...»







 
2019 www.librus.dobrota.biz - «Бесплатная электронная библиотека - собрание публикаций»

Материалы этого сайта размещены для ознакомления, все права принадлежат их авторам.
Если Вы не согласны с тем, что Ваш материал размещён на этом сайте, пожалуйста, напишите нам, мы в течении 1-2 рабочих дней удалим его.